Microchip全球首發(fā)3nm PCIe 6.0交換芯片,賦能AI數(shù)據(jù)中心高速互聯(lián)
關(guān)鍵詞: Microchip Switchtec Gen 6系列 PCIe 6.0交換芯片 3nm制程
10月13日,Microchip(微芯)正式發(fā)布了Switchtec?Gen?6系列PCIe交換芯片,這是全球首款采用 3?nm制程的PCIe?6.0交換芯片。這一突破性產(chǎn)品不僅在制程技術(shù)上實現(xiàn)領(lǐng)先,更在性能、帶寬和安全性方面樹立了行業(yè)新標(biāo)桿,為人工智能(AI)、高性能計算(HPC)和下一代數(shù)據(jù)中心的高速互聯(lián)需求提供了關(guān)鍵支撐。

Switchtec Gen 6系列的核心優(yōu)勢在于其先進(jìn)的3nm制程與PCIe 6.0協(xié)議的深度融合。作為當(dāng)前最先進(jìn)的半導(dǎo)體制造工藝之一,3nm技術(shù)能夠在更小的芯片面積內(nèi)集成更多晶體管,顯著提升能效比與運算密度。與此同時,PCIe 6.0標(biāo)準(zhǔn)將每通道帶寬提升至64 GT/s(Giga Transfers per second),相較PCIe 5.0實現(xiàn)翻倍。
旗艦型號的Switchtec Gen 6芯片可提供高達(dá)160條PCIe通道,支持20個端口和10個堆棧,通道可靈活分叉為×16或×8模式,滿足多樣化設(shè)備互聯(lián)需求。這意味著單顆芯片即可實現(xiàn) CPU、GPU、SoC、AI 加速器和存儲設(shè)備之間的高速連接,成為數(shù)據(jù)中心內(nèi)部“算力高速公路”的核心樞紐。
Microchip介紹,通過充當(dāng)高性能互連,這些交換機(jī)可在服務(wù)器機(jī)架中的 GPU 之間實現(xiàn)更簡單、更直接的接口,這對于減少信號損耗并保持 AI 架構(gòu)所需的低延遲至關(guān)重要。PCIe 6.0 標(biāo)準(zhǔn)還引入了流量控制單元 (FLIT) 模式、輕量級前向糾錯 (FEC) 系統(tǒng)和動態(tài)資源分配。這些改進(jìn)使數(shù)據(jù)傳輸更加高效可靠,尤其適用于 AI 工作負(fù)載中常見的小數(shù)據(jù)包。這些更新可提高整體吞吐量并降低有效延遲。
Switchtec Gen 6還通過引入PCIe 6.0的FLIT(Flow Control Unit)模式、輕量級前向糾錯(FEC) 和動態(tài)資源分配等新技術(shù),顯著提升了數(shù)據(jù)傳輸效率與鏈路穩(wěn)定性。
Switchtec 還支持 NTB(非透明橋接)技術(shù),用于連接和隔離多個主機(jī)域,并支持多播,以便在單個域內(nèi)進(jìn)行一對多數(shù)據(jù)分發(fā)。
在性能之外,Switchtec Gen 6同樣注重安全與可靠性。該芯片先進(jìn)的安全功能包括硬件信任根和安全啟動,并采用符合商業(yè)國家安全算法套件 (CNSA) 2.0 標(biāo)準(zhǔn)的后量子安全加密技術(shù),可保障數(shù)據(jù)在傳輸過程中的長期安全性。
Microchip數(shù)據(jù)中心解決方案業(yè)務(wù)部副總裁Brian McCarson表示:“人工智能時代的快速創(chuàng)新正促使數(shù)據(jù)中心架構(gòu)擺脫傳統(tǒng)設(shè)計,轉(zhuǎn)向?qū)⒔M件組織成共享資源池的模式。通過將我們成熟的Switchtec產(chǎn)品線擴(kuò)展至PCIe 6.0,我們正利用這項技術(shù)實現(xiàn)這一轉(zhuǎn)變,該技術(shù)可促進(jìn)關(guān)鍵計算資源之間的直接通信,并提供我們迄今為止生產(chǎn)的最強(qiáng)大、最節(jié)能的交換機(jī)?!?/span>
責(zé)編:Jimmy.zhang